новые флеш игры.

Электронные компоненты и устройства - Рынок электроники

1.5-гигагерцовый микропроцессорный кластер от eSilicon и MIPS Technologies

Родительская категория: Рынок Категория: Компоненты и устройства

Шаблоны Joomla здесь.

esiliconКомпания eSilicon Corporation, совместно с MIPS Technologies, заявила о готовности к стадии производства высокопроизводительного трехрежимного микропроцессорного кластера, разработанного на основе 28-нм SLP технологии GLOBALFOUNDRIES с низким уровнем энергопотребления.

Пользовательская кэш-память компании eSilicon увеличивает производительность, не теряя при этом свойства низкого энергопотребления.

Производство пластин-подложек уже начато на фабрике №1 GLOBALFOUNDRIES в Дрездене, и появление готовых партий ожидается в начале 2012 года. Разработка SoC уже может быть начата немедленно. Для данного проекта компания MIPS предоставила ведущую в отрасли систему последовательной обработки (CPS) MIPS32® 1074Kf, а eSilicon – синтез и оптимизацию проекта, чтобы добиться производительности кластера в 1 ГГц при наихудших условиях. Производительность при оптимальных условиях составляет примерно 1.5 ГГц. Для того, чтобы достичь величины 1.5 ГГц без принесения в жертву низкого энергопотребления, инженеры eSilicon разработали систему быстрых исключений кэша для кэша первого уровня, чтобы заменить стандартную память.

1074Kf CPS основан на комбинации двух высокопроизводительных, поддерживающих технологию последовательной мультиобработки, суперскалярных процессорных ядрах MIPS32 74K, которые позиционируются в проекте в качестве базового ЦПУ. Ядро 74K, являющееся многозадачным, с 15-уровневой нестандартной (OoO) архитектурой, уже нашло широкое применение в цифровом телевидении, ресиверах и разнообразных домашних сетевых приложениях. Особенно широко оно применяется в цифровой домашней продукции для интернет-соединений. Клиенты могут приобрести лицензию реализации разработки на 1 ГГц, так как она существует на сегодняшний момент (as is), или с определенными настройками. Кластер уже выпущен в качестве тестового чипа, и будет предложен в качестве макроядра. В него также будут встроены функции проекта для испытаний (DFT) и функции проекта для производства (DFM), поэтому он может быть сразу спроектирован для создания чипа без каких либо модификаций. Как часть масштабной SoC-разработки, он может быть в дальнейшем настроен и оптимизирован так, чтобы удовлетворить потребности конкретных приложений.

Элтайм.ру, по материалам РадиоЛоцмана

лимузин на свадьбу.
Компания Сансити

ipad-disassembled

Календарь событий электроники

Новости гаджетов

Последние новости