Компоненты:
новые флеш игры.

Проектирование и разработка - Индустрия электроники

Разработано IP-ядро 8051 в 15 раз быстрее оригинала

Родительская категория: Индустрия Категория: Разработка

Шаблоны Joomla здесь.

digital-core-designDP8051 является пятым поколением IP-ядер 8051 в списке достижений Digital Core Design. На тестовой программе Dhrystone 2.1 оно показало быстродействие большее от 11,46 до 15,55 раз, что стало результатом применения конвейерной RISC архитектуры с быстродействием 300 MIPS.

Оптимизированное по скорости 8-битное программное ядро предназначено для работы как с быстрой (обычно на кристалле) так и с медленной (внешней) памятью. Широкий ряд дополнительных функций и периферийных устройств позволяет инженерам адаптировать ядро для конкретных приложений и/или аппаратных требований. Более того, ядро было спроектировано с особым вниманием к отношению потребления к производительности благодаря использованию развитого блока управления питанием (PMU), а также от 2 до 15 источников прерываний, 4 уровней прерываний, 2 указателей данных, USB-устройства, контроллера Ethernet, до 4 таймеров/счетчиков, 2 УАПП, 4 портов ввода-вывода и т.д. В зависимости от конфигурации конструктор может выбрать модуль сравнения/захвата, сторожевой таймер, ведущий/ведомый контроллер шины I2C, Quad SPI, сопроцессор с плавающей запятой или целочисленный сопроцессор.

dp8051-pb

Результат DP8051 в Dhrystone 2.1 показал превышение скорости от 11,46 до 15,55 раза по сравнению с оригинальным Intel 80C51 на той же частоте. Для сравнения быстродействия ядер был использован один и тот же компилятор Си с одинаковыми настройками. Это быстродействие может быть использовано для устройств с малым энергопотреблением, где частота ядра может быть в 10 раз ниже, чем в оригинальной реализации, без снижения быстродействия.

DP8051 также как и другие IP-ядра 8051 от DCD, имеет встроенную поддержку аппаратного отладчика DoCD, который обеспечивает возможность отладки всей системы на кристалле (СнК). В отличие от других отладчиков на кристалле, DoCD обеспечивает отладку без вмешательства в работающее приложение. Он также эффективно экономит время конструктора, благодаря аппаратной трассировке, названной Instructions Smart Trace buffer (IST). IST перехватывет команды не мешая их выполнению, и поэтому перехватывает адреса не всех исполняемых команд, а только тех из них, которые относятся к началу трассировки, условным переходам и прерываниям. Этот метод не только экономит время, но и позволяет уменьшить размер буфера IST и увеличить историю трассировки. Перехваченные команды читаются программой DoCD-debug, анализируются и представляются пользователю в виде кода ассемблера и соответствующих команд Си.

 

Элтайм.ру, по материалам russianelectronics

лимузин на свадьбу.
Компания Сансити

ipad-disassembled

Читайте также:

Календарь событий электроники

ТОП-20 новостей индустрии

Новости гаджетов

Последние новости

  • 24-26 октября в Мск — выставка Power Electronics
    24-26 октября в Москве пройдет единственная в России специализированная выставка компонентов и систем силовой электроники. В выставке примут участие ведущие российские...
  • Преобразователи XP Power GSP750
     Компания XP Power представила АС-DC преобразователи мощности GSP750, имеющие высокую эффективность преобразования. Их отличает от аналогов малый размер.
  • Конкурс лучших разработок силовой электроники
    24-26 октября в Москве, в МВЦ “Крокус Экспо» пройдет 14-я Международная выставка «Силовая Электроника». В рамках выставки третий раз пройдет Всероссийский Конкурс «Лучшие...
  • Открыта регистрация на выставку «Силовая Электроника» 2017
    Открыта электронная регистрация посетителей на 14-ю Международную выставку «Силовая Электроника». Выставка состоится 24-26 октября 2017 года в Москве, в МВЦ «Крокус...
  • «ЭлектронТехЭкспо» 2018
    17—19 апреля 2018 года в Москве, в МВЦ «Крокус Экспо» пройдет 16-я Международная выставка «ЭлектронТехЭкспо» — единственная в России выставка технологий, оборудования...